|
レジスタ転送レベル(レジスタてんそうレベル、、RTL)は、集積回路設計において同期デジタル回路を記述する手法の一種である。RTL設計では、回路の動作をレジスタ(フリップフロップなど)間の信号の流れ(データ転送)とそれに対する論理演算の組み合わせで構成する。 レジスタ転送レベルの抽象化は、VerilogやVHDLのようなハードウェア記述言語(HDL)で高レベルの回路表現手法として使われ、そこからより低レベルの表現や実際の回路が最終的に生成される。 ==概要== 同期回路には2種類の部分から構成される。1つはレジスタであり、もう1つは組合わせ回路である。レジスタ(通常、Dフリップフロップで実装される)はクロック信号のエッジで回路の動作を同期させ、回路の中で唯一メモリ的特性を持っている。組合わせ回路はあらゆる論理機能を担い、いわゆる論理ゲートで構成される。 ハードウェア記述言語を使ってデジタル集積回路を設計するとき、設計はトランジスタや論理ゲートよりも高い抽象度で行われる。HDL では通常のプログラミング言語での変数にあたるレジスタを宣言し、組合わせ回路の動作をプログラミング言語の各種制御構造や演算機能を駆使して記述する。このレベルを「レジスタ転送レベル」と呼ぶ。この用語は、RTL がレジスタ間の信号の流れを記述することに注目していることから由来している。 例えば、フリップフロップの出力にインバータを接続して、それを同じフリップフロップの入力に接続した回路を VHDL で記述すると、次のようになる。 論理合成のためのEDAツールを使うと、レジスタ転送レベルの記述が ASIC や FPGA のためのハードウェア実装ファイルに直接変換される。論理合成ツールは同時に論理回路の最適化も行う。 レジスタの出力が自身の入力に接続された循環構造がある論理回路は、ステートマシンあるいは順序回路と呼ばれる。ループではなく、あるレジスタから別の回路へと信号が渡っていく場合、その回路をパイプライン回路と呼ぶ。 抄文引用元・出典: フリー百科事典『 ウィキペディア(Wikipedia)』 ■ウィキペディアで「レジスタ転送レベル(レジスタてんそうレベル、、RTL)は、集積回路設計において同期デジタル回路を記述する手法の一種である。RTL設計では、回路の動作をレジスタ(フリップフロップなど)間の信号の流れ(データ転送)とそれに対する論理演算の組み合わせで構成する。レジスタ転送レベルの抽象化は、VerilogやVHDLのようなハードウェア記述言語(HDL)で高レベルの回路表現手法として使われ、そこからより低レベルの表現や実際の回路が最終的に生成される。==概要==同期回路には2種類の部分から構成される。1つはレジスタであり、もう1つは組合わせ回路である。レジスタ(通常、Dフリップフロップで実装される)はクロック信号のエッジで回路の動作を同期させ、回路の中で唯一メモリ的特性を持っている。組合わせ回路はあらゆる論理機能を担い、いわゆる論理ゲートで構成される。ハードウェア記述言語を使ってデジタル集積回路を設計するとき、設計はトランジスタや論理ゲートよりも高い抽象度で行われる。HDL では通常のプログラミング言語での変数にあたるレジスタを宣言し、組合わせ回路の動作をプログラミング言語の各種制御構造や演算機能を駆使して記述する。このレベルを「レジスタ転送レベル」と呼ぶ。この用語は、RTL がレジスタ間の信号の流れを記述することに注目していることから由来している。例えば、フリップフロップの出力にインバータを接続して、それを同じフリップフロップの入力に接続した回路を VHDL で記述すると、次のようになる。 process(clk) begin if rising_edge(clk) then Q end if; end process;論理合成のためのEDAツールを使うと、レジスタ転送レベルの記述が ASIC や FPGA のためのハードウェア実装ファイルに直接変換される。論理合成ツールは同時に論理回路の最適化も行う。レジスタの出力が自身の入力に接続された循環構造がある論理回路は、ステートマシンあるいは順序回路と呼ばれる。ループではなく、あるレジスタから別の回路へと信号が渡っていく場合、その回路をパイプライン回路と呼ぶ。」の詳細全文を読む スポンサード リンク
|