翻訳と辞書 |
半導体の低消費電力技術 : ウィキペディア日本語版 | 半導体の低消費電力技術[はんどうたいのていしょうひでんりょくぎじゅつ] 半導体の低消費電力技術とは電子部品である半導体素子内部での消費電力を削減する技術のことである。 本項ではデジタル半導体の低消費電力技術について記述する。モーター機器の制御を司る電力制御半導体を中心に、アナログ半導体にも消費電力削減は必要であるが、本項では扱わない。 == 概要 == 1980年代には、バイポーラ半導体からCMOS半導体へと技術シフトがあり、大きな電力削減効果が得られたが、その後は主に集積回路の設計を微細化するという手法によって消費電力の削減が行なわれている。2009年現在では、デジタル半導体素子の消費電力を削減するには、比較的小さな効果のある、多数の低消費電力技術の組み合わせによって省電力化が実現されている。 これらの技術は大きく分けて「回路設計の工夫」と「プロセス技術の改良」の2つに分類できる。
抄文引用元・出典: フリー百科事典『 ウィキペディア(Wikipedia)』 ■ウィキペディアで「半導体の低消費電力技術」の詳細全文を読む
スポンサード リンク
翻訳と辞書 : 翻訳のためのインターネットリソース |
Copyright(C) kotoba.ne.jp 1997-2016. All Rights Reserved.
|
|