翻訳と辞書
Words near each other
・ Singles 〜Atlantic Years〜
・ Singles 〜NORIKO BEST〜
・ Singleton パターン
・ Singletonパターン
・ Sing×3♪ぼくら、バックヤーディガンズ!
・ Sinθ
・ Siren (バンド)
・ Sirius (ブランド)
・ Sirius〜Tribute to UEDA GEN〜
・ Sistema Brasileiro de Televisão
Si貫通電極
・ Si面
・ Sketchbook (The Sketchbookのアルバム)
・ Skew-T log-Pダイアグラム
・ Skew-T log-P図
・ SkewT図
・ SkiPサービス
・ Skipサービス
・ Skirrow培地
・ Sky (BENNIE Kの曲)


Dictionary Lists
翻訳と辞書 辞書検索 [ 開発暫定版 ]
スポンサード リンク

Si貫通電極 : ミニ英和和英辞書
Si貫通電極[しりこんかんつうでんきょく]
=====================================
〔語彙分解〕的な部分一致の検索結果は以下の通りです。

: [かん]
 【名詞】 1. kan (approx. 3. 75 kg) 
貫通 : [かんつう]
  1. (n,vs) pierce 2. penetrate 3. perforate 
: [つう]
  1. (adj-na,n) (1) connoisseur 2. authority 3. (2) counter for letters, notes, documents, etc. 
通電 : [つうでん]
 (n,vs) the passage of electric current
電極 : [でんきょく]
 【名詞】 1. electrode 
: [きょく, ごく]
  1. (adv,n) quite 2. very 

Si貫通電極 : ウィキペディア日本語版
Si貫通電極[しりこんかんつうでんきょく]

Si貫通電極(シリコンかんつうでんきょく、through-silicon via、TSV)とは、電子部品である半導体の実装技術の1つであり、シリコン製半導体チップの内部を垂直に貫通する電極のことである。複数枚のチップを積ねて1つのパッケージに収める場合に、従来ではワイヤ・ボンディングで行なわれている上下のチップ同士の接続をこの貫通電極で行なう。
こういった電極は、構造の点では従来のプリント基板ビアと呼ばれているものとスケールを除けば同様のものであり、この「シリコン貫通電極」又は「TSV」は、「シリコン貫通ビア」や「TSS」(Through-Silicon Stacking、Thru-Silicon Stacking)とも呼ばれる。
TSVは3次元実装パッケージや3次元集積回路を作るのに重要な技術である。
== 3次元実装パッケージでのTSV技術 ==
SiPMCM、MCPなどの3次元実装パッケージでは、複数のICチップを垂直に積み重ね1つのパッケージに収めることで電子基板上の「フットプリント」(占有面積)を小さくしている。
このような積み重ねを使う従来の3次元実装パッケージでは、多くの場合、重ねたチップの端に沿ってワイヤ・ボンディングにより互いの信号接続を確保する。この方法では、結線空間のためにパッケージをわずかながらも大きくしなければならず、また通常はダイ間に「インターポーザー」層を追加しなくてはならない。これに対し、TSVを使用した3次元実装パッケージでは、従来の結線に代わり、シリコン製のウェハー又はダイといったチップを厚み方向に貫くビアがウェハーやダイ相互の垂直方向の接続を担う。このように、TSVを採用すれば、結線空間のためにパッケージを広げたり、ダイ間にインターポーザーを設けたりする必要が無くなることから、従来の手法に比べ3次元実装パッケージの面積や厚みを縮小することができる。
TSV技術を採用すると、(それぞれのビアやウェハー又はダイの大きさにも関係するが)数μm-200μmピッチ程度の間隔で接続部を配列できるため数千本単位の接続が提供され、事実上、必要なものはすべて接続することができる。なお、従来のワイヤ・ボンディングでは接続本数は100-200本程度に限られていた。またTSV技術では接続距離がごく短くなるためにノイズを受けにくく寄生容量も抵抗も小さくて済む。結果、遅延や減衰、波形の劣化が少なく、増幅や静電破壊保護のための余分な回路も省略できることがある。これらの効果によって、実装されたパッケージ内の回路の高速動作、簡略化および低消費電力化が達成される。
このように、TSV技術を採用して3次元集積回路(3D IC)は複数のシリコンウエハーやダイを積み重ね、垂直に相互結線することで1つの集積回路を作れば、単体の電子部品として機能するようになる。3次元集積回路で大量の機能を小さな「フットプリント」(占有面積)の中に詰め込めるようになる。加えて、素子同士の重要な電気経路が劇的に短く出来るために、処理の高速化が導かれる。
別の産業上の側面でもTSV技術は有用である。従来、アナログデジタルの回路を1つのシリコンチップ上に形成することは、技術的には可能であっても産業上のメリットが見出せないことが多かった。これは、工程の複雑化によってコストが増し歩留まりが低下するためである。TSV技術により積層を利用する接続は、こういったデジタルとアナログや、さらにはDRAMのようなメモリー回路やCPUのようなロジック回路、アナログ高周波回路と低周波で低消費電力の回路といった異種の回路を組み合わせることにも採用することができる。回路種別に合ったウエハープロセスによって同種の回路のみを効率良く製造し、検査を経た後の良品のダイを組み合わせ接続する実装が可能となれば、ウエハーレベルで混載して低い歩留まりとなる場合に比べ、完成後の電子部品は総合的には安価となりうる。たとえTSV技術のためにコストを掛けたとしても、それ以上に個別のダイが適するプロセスで高効率に生産されコストが低下するためである。

抄文引用元・出典: フリー百科事典『 ウィキペディア(Wikipedia)
ウィキペディアで「Si貫通電極」の詳細全文を読む




スポンサード リンク
翻訳と辞書 : 翻訳のためのインターネットリソース

Copyright(C) kotoba.ne.jp 1997-2016. All Rights Reserved.